_WELCOMETO Radioland

Главная Схемы Документация Студентам Программы Поиск Top50  
Поиск по сайту



Навигация
Главная
Схемы
Автоэлектроника
Акустика
Аудио
Измерения
Компьютеры
Питание
Прог. устройства
Радио
Радиошпионаж
Телевидение
Телефония
Цифр. электроника
Другие
Добавить
Документация
Микросхемы
Транзисторы
Прочее
Файлы
Утилиты
Радиолюб. расчеты
Программирование
Другое
Студентам
Рефераты
Курсовые
Дипломы
Информация
Поиск по сайту
Самое популярное
Карта сайта
Обратная связь

Студентам


Студентам > Курсовые > Вычислительные системы и микропроцессорная техника

Вычислительные системы и микропроцессорная техника

Страница: 8/11

Таблица 8

Минимизированные кодовые выражения микропрограммы

 

Минимальная требуемая емкость ПЗУ -  (или 256*4 Бит), что меньше, чем требуется для принудительной адресации, поэтому будем применять естественную адресацию. Функциональная схема управляющего автомата с микропрограммным управлением показана на рисунке 7.

 

Выбор элементной базы

Устройство будем реализовывать на интегральных микросхемах серий 1533, так как микросхемы этой серий обладают наиболее оптимальными параметрами среди современных микросхем.[1]

 

Время задержки, нс

Потребляемая мощность, мВт

531

3,2

20

533

10

2

1531

3

4

1533

4

2

Таблица 9

 

Основные электрические параметры микросхем серии 1533

·      Выходное напряжение низкого уровня - не более 0,5 В

·      Выходное напряжение высокого уровня - не менее 2 В

·      Выходной ток -  не менее   -30  мА  и не более   -112   мА

·      Входной ток - не более 0,1 мА

·      Входной ток высокого уровня - не более 20 мкА

·      Входной ток низкого уровня - не более 0,2 мкА

·      Работа переключения - 4 пДж

·      Коэффициент разветвления по выходу - 40

 

Предельно допустимые режимы эксплуатации

·      Напряжение питания - не менее 4,7 В и не более 5,5 В

·      Входное напряжение высокого уровня - не менее 2 В и не более 5,5 В

·      Входное напряжение низкого уровня - не менее 0 В и не более 0,8 В

 

Основными элементами устройства являются счетчики и регистры. Счетчик будет реализован на двух микросхемах 1533ИЕ7 - четырехразрядном синхронном реверсивном счетчике. Он имеет три основных режима: параллельная асинхронная загрузка кода по входам Di при поступлении отрицательного ипульса на вход С, режим суммирования и режим вычитания. В двух последних режимах счетные импульсы подают на различные входы: суммирования и вычитания.

Входной код будет записываться в восемь четырехразрядных универсальных регистра сдвига на микросхемах КР531ИР11. Регистр функционирует в одном из четырех режимов, которые задаются двухразрядным кодом на входе S. Параллельный ввод информации со входа D происходит синхронно, по положительному фронту тактового импульса.

 

 

R

S1

S0

C

DR

DL

D0

D1

D2

D3

Q0

Q1

Q2

Q3

Уст. L

L

X

X

X

X

X

X

X

X

X

L

L

L

L

Пок-ой

H

X

X

L

X

X

X

X

X

X

QA0

QB0

QC0

QD0

Зап-ись

H

H

H

 

X

X

a

b

c

d

a

b

c

d

Сдв.

H

L

H

 

L

L

X

X

X

X

L

QAn

QBn

QCn

впр-аво

H

L

H

 

H

H

X

X

X

X

H

QAn

QBn

QCn

Сдв.

H

H

L

 

X

X

X

X

X

X

QB

QC

QD

L

вле-во

H

H

L

 

X

X

X

X

X

X

QB

QC

QD

H

Пок-ой

H

L

L

X

X

X

X

X

X

X

QA0

QB0

QC0

QD0