_WELCOMETO Radioland

Главная Схемы Документация Студентам Программы Поиск Top50  
Поиск по сайту



Навигация
Главная
Схемы
Автоэлектроника
Акустика
Аудио
Измерения
Компьютеры
Питание
Прог. устройства
Радио
Радиошпионаж
Телевидение
Телефония
Цифр. электроника
Другие
Добавить
Документация
Микросхемы
Транзисторы
Прочее
Файлы
Утилиты
Радиолюб. расчеты
Программирование
Другое
Студентам
Рефераты
Курсовые
Дипломы
Информация
Поиск по сайту
Самое популярное
Карта сайта
Обратная связь

Студентам


Студентам > Курсовые > Микро ЭВМ на МПК 1801

Микро ЭВМ на МПК 1801

Страница: 2/8

            

           Микросхема К1801ВМ1- однокристальный 16-ти разрядный микропроцессор (ОМП), предназначен для обработки цифровой информации в системах управления технологическими процессами, в контрольной и измерительной аппаратуре и системах связи, а также решения в составе ЭВМ инженерно-технических и экономических задач.  Условное  графическое  изображение представлено на       

                                   рисунке 4.1. Назначение выводов при       

                                   ведено в таблице 2. В состав микросхемы входят следующие основные функциональные блоки, объединенные  информационно-управляющими связями:

- 16-разрядный  операционный  блок, выполняющий операции формирования адресов команд и операндов, логические и арифметические, хранение операндов и результатов;

- блок  микропрограммного управления, вырабатывающий последовательность микрокоманд на основе кода принятой команды. В нем закодирован полный набор микрокоманд для всех типов команд;

- блок прерываний, организующий приоритетную систему прерываний ОМП.  Выполняет  прием  и предвари-

                                   тельную  обработку  внешних  и  внут-

                                   ренних   запросов  на  прерывание  вы-       

                                   числительного процесса;

                                   - интерфейсный блок, выполняющий обмены информацией между ОМП и устройствами, расположенными на системной магистрали. Осуществляет арбитраж при операциях прямого доступа к памяти. В интерфейсном блоке формируется последовательность управляющих  сигналов  системной  магистрали. Осуществляет арбитраж при операциях прямого доступа к памяти. В интерфейсном блоке формируется  последовательность управляющих сигналов системной магистрали;

- блок системной магистрали, связывающий внутреннюю магистраль ОМП с внешней. В нем производится управление усилителями приема и выдачи информации на совмещенные выводы адресов и данных;

- схема тактирования, обеспечивающая синхронизацию внутренних блоков.

 

                                                                                   Таблица 2.

Вывод.

Обознач.

Функциональное назначение выводов.

        1

CLC

Синхронизация

        2

SACK

Подтверждение выборки

 3, 6, 26, 27

SP

Резервные

        4

DMGO

Предоставление прямого доступа

        5

DMR

Требование прямого доступа

        7

SEL1

Выборка первого регистра ввода/вывода

        8

SEL2

Выборка второго регистра ввода/вывода

9-20, 22-25

AD0-AD15

Разряды адреса/данных

       21

GND

Общий

       28

BSY

Сигнал занятости канала

       29

DCLO

Авария источника питания

       30

ACLO

Авария сетевого питания

       31

IRQ1

Первый запрос радиального прерывания

       32

IRQ2

Второй запрос радиального прерывания

       33

IRQ3

Третий запрос радиального прерывания

       34

INIT

Установка исходного состояния

       35

VIRQ

Требование прерывания

       36

IAKO

Предоставления прерывания

       37

DOUT

Вывод данных (запись данных)

       38

DIN

Ввод данных (чтение данных)

       39

RPLY

Синхронизация пассивного устройства (ответ)

       40

WTBT

Вывод байта (запись/байт)

       41

SYNC

Синхронизация активного устройства (обмен)

       42

Ucc

Напряжение питания